最优正规基下并行乘法器的设计
DOI:
作者:
作者单位:

作者简介:

通讯作者:

基金项目:


Parallel Multiplier Design based on optimal Normal Basis
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
    摘要:

    利用简单的组合逻辑电路分别在Ⅰ型和Ⅱ型最优正规基上设计出了新的并行乘法器,其中Ⅰ型最优正规基并行乘法器所需异或门数为3n-4,与门数为n,Ⅱ型最优正规基并行乘法器所需异或门数为2n-2,与门数为n;与Sunar和Koc于2001年在Ⅱ型最优正规基上提出的并行正规基乘法器对照,此乘法器大大减少了所需要的门数,从而有效地降低了硬件消耗的资源.

    Abstract:

    A new parallel multiplier is designed by simple combinational logic circuits based on type I optimal normal basis and type Ⅱ optimal normal basis respectively.For the type I optimal normal basis,the parallel multiplier needs 3n4 XOR gates and n AND gates,for the type Ⅱ optimal normal basis,the parallel multiplier needs 2n2 XOR gates and n AND gates.Compared with the normal basis parallel multiplier based on type Ⅱ optimal normal basis proposed by Sunar and Koc in 2001,this multiplier greatly reduces required gates so as to effectively decrease the resources of consumption.

    参考文献
    相似文献
    引证文献
引用本文

苏丹丹,付萍.最优正规基下并行乘法器的设计[J].重庆工商大学学报(自然科学版),2015,32(8):14-18
SU Dandan,FU Ping. Parallel Multiplier Design based on optimal Normal Basis[J]. Journal of Chongqing Technology and Business University(Natural Science Edition),2015,32(8):14-18

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期:
×
2023年《重庆工商大学学报(自然科学版)》影响因子稳步提升