基于高速PCB的信号完整性理论分析
DOI:
作者:
作者单位:

作者简介:

通讯作者:

基金项目:


The High-Speed PCB Based Signal Intergrity Analysis
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
    摘要:

    介绍了高速PCB设计中的信号完整性概念以及影响信号完整性的因素和不完整性形成原因;从传输线理论的层面上重点分析了高速电路设计中反射和串扰的形成机制并提出了解决办法;基于IBIS模型实现了对ARM9SC2410×01芯片的时钟输出引脚的仿真,给出了IBIS模型仿真步骤。

    Abstract:

    The concept of signal integrity and causes of signal integrity issue in the high-speed PCB design are introduced.Based on transmission line theory,the formation mechanism of the reflection and crosstalk in the high-speed design is intensively analyzed and solutions are proposed.Based on IBIS model,a simulation of the ARM9S2C2410XO1 chip's clock signal output pin is realized and the IBIS model simulation steps are provided.

    参考文献
    相似文献
    引证文献
引用本文

刘剑平.基于高速PCB的信号完整性理论分析[J].重庆工商大学学报(自然科学版),2013,30(7):47-52
LIU Jian-ping. The High-Speed PCB Based Signal Intergrity Analysis[J]. Journal of Chongqing Technology and Business University(Natural Science Edition),2013,30(7):47-52

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期:
×
2024年《重庆工商大学学报(自然科学版)》影响因子显著提升